

# **OSM45N10**

## **FEATURES**

- V<sub>DS</sub>=100V, I<sub>D</sub>=45A
  - $R_{SS(on)type} = 14m\Omega@V_{GS} = 10V$
- Ultra-Low R<sub>DS(ON)</sub>
- Low Gate Charge
- High Current Capability
- TO-252 封装

## **APPLICATIONS**

- Power Management in Telecom, Industrial Automation
- Motor Driving in Power Tool, E-vehicle, Robotics
- Current Switching in DC/DC&AC/DC(SR) Sub-systems

## **GENERAL DESCRIPTION**

OSM45N10 是一款在栅源电压 10V 时可实现  $14m\Omega$  导通阻抗,45A 持续电流的 100VN 沟道 MOS 器件。

OSM45N10 具有低栅极电荷,低栅极电压,和高电流导通能力。适用于负载开关、PWM 控制等应用场景。

OSM45N10采用 TO-252 封装。



Figure 1. View and Internal Schematic Diagram

## **SPECIFICATIONS**

Table 1. Typical and limits appearing in normal type apply for  $T_A = 25$ °C, unless otherwise noted.

| Parameter                         | Symbol              | Conditions                                                            | Min | Тур  | Max   | Unit |
|-----------------------------------|---------------------|-----------------------------------------------------------------------|-----|------|-------|------|
| Static Parameters                 | •                   |                                                                       |     | •    |       |      |
| Source-Source Breakdown Voltage   | BV <sub>DSS</sub>   | $V_{GS}$ =0 $V$ , $I_{SS}$ =250 $\mu$ A                               | 100 |      |       | V    |
| Zero Gate Voltage Drain Current   | I <sub>DSS</sub>    | V <sub>DSS</sub> =100V, V <sub>GS</sub> =0V                           |     |      | 10    | μΑ   |
| C. D. I.I.                        |                     | $V_{DSS} = 0V, V_{GS} = +20V$                                         |     |      | 0.1   | μΑ   |
| Gate-Body leakage current         | I <sub>GSS</sub>    | $V_{DSS} = 0V, V_{GS} = -20V$                                         |     |      | - 0.1 | μΑ   |
| Gate Threshold Voltage            | V <sub>GS(TH)</sub> | $V_{DSS} = V_{GS}$ , $I_{SS} = 250 \mu A$                             | 1.2 | 1.7  | 2.2   | V    |
| Static Drain-Source On-Resistance | D                   | V <sub>GS</sub> =4.5V, I <sub>SS</sub> =20A                           |     | 19   | 27    | mΩ   |
|                                   | R <sub>DS(ON)</sub> | V <sub>GS</sub> =10V, I <sub>SS</sub> =20A                            |     | 14   | 20    | mΩ   |
| Diode Forward Voltage             | V <sub>FSS</sub>    | V <sub>GS</sub> =0V, I <sub>F</sub> =15A                              |     |      | 1.2   | ٧    |
|                                   | •                   |                                                                       |     | 1    |       |      |
| Input Capacitance*1               | C <sub>ISS</sub>    |                                                                       |     | 1020 |       | рF   |
| Output Capacitance*1              | Coss                | V <sub>GS</sub> =0V, V <sub>DS</sub> =50V, f=1MHz                     |     | 540  |       | рF   |
| Reverse Transfer Capacitance*1    | C <sub>RSS</sub>    |                                                                       |     | 40   |       | рF   |
| Switching Parameters              |                     | 7/7                                                                   |     | 4    |       |      |
| Total Gate Charge*1               | Qg                  |                                                                       |     | 19   |       | nC   |
| Gate Source Charge*1              | Qgs                 | V <sub>GS</sub> =0 to 10V, V <sub>DS</sub> =80V, I <sub>SS</sub> =20A | 11  | 4    |       | nC   |
| Gate Drain Charge*1               | $Q_{\rm gd}$        |                                                                       | 17  | 5    |       | nC   |
| Turn-On Delay Time*1,2            | t <sub>D(ON)</sub>  |                                                                       |     | 7    |       | ns   |
| Turn-On Rise Time*1,2             | t <sub>r</sub>      | V10V VF0V L20A R = 6.20                                               |     | 18   |       | ns   |
| Turn-Off Delay Time*1,2           | t <sub>D(OFF)</sub> | $V_{GS}=10V$ , $V_{DSS}=50V$ , $I_{D}=20A$ , $R_{G}=6.2\Omega$        |     | 21   |       | ns   |
| Turn-Off Fall Time*1,2            | t <sub>f</sub>      |                                                                       |     | 9    |       | ns   |

Note: 1. 参数由设计保证

2. 测量修正。

### **ABSOLUTE MAXIMUM RATINGS**

Table 2.

| Parameter                            | Rating          |
|--------------------------------------|-----------------|
| VDSS(ON)                             | 100V            |
| VGS                                  | ±20V            |
| ISS(DC)                              | 50A             |
| ISS(Pulse)                           | 200A            |
| Storage Temperature Range            | −65°C to +150°C |
| Operating Junction Temperature Range | −40°C to +125°C |
| Operating Ambient Temperature Range  | −40°C to +85°C  |
| Soldering Conditions                 | JEDEC J-STD-020 |

注意,超出上述绝对最大额定值可能会导致器件永久性损坏。 这只是额定应力值,不涉及器件在这些或任何其他条件下 超出本技术规格指标的功能性操作。长期在绝对最大额定 值条件下工作会影响器件的可靠性。

#### THERMAL DATA

绝对最大额定值仅适合单独应用,但不适合组合使用。结温高于限制值时,会损坏芯片。监控环境温度并不能保证 T」不会超出额定温度限值。在功耗高、热阻差的应用中,可能必须降低最大环境温度。

在功耗适中、PCB 热阻较低的应用中,只要结温处于额定限值以内,最大环境温度可以超过最大限值。器件的结温( $T_{\rm J}$ )取决于环境温度( $T_{\rm A}$ )、器件的功耗( $P_{\rm D}$ )和封装的结到环境热阻( $\theta_{\rm JA}$ )。

最高结温(T」)由环境温度(TA)和功耗(Pb)通过下式计算:

$$T_J = T_A + (P_D \times \theta_{JA})$$

封装的结到环境热阻 (θ<sub>JA</sub>) 基于使用 4 层板的建模和计算方法,主要取决于应用和板布局。在功耗较高的应用中,需

要特别注意热板设计。 $\theta_{JA}$  的值可能随 PCB 材料、布局和环境条件不同而异。 $\theta_{JA}$  的额定值基于  $4" \times 3"$  的 4 层电路板。有关板结构的详细信息,请参考 JESD 51-7 和 JESD 51-9。

 $\Psi_{IB}$  是结到板热特性参数,单位为 °C/W. 封装的  $\Psi_{IB}$  基于使用 4 层板的建模和计算方法。JESD51-12——"报告和使用电子封装热信息指南"中声明,热特性参数和热阻不是一回事。  $\Psi_{IB}$  衡量沿多条热路径流动的器件功率,而  $\theta_{IB}$  只涉及一条路径。因此,  $\Psi_{IB}$  热路径包括来自封装顶部的对流和封装的辐射,这些因素使得  $\Psi_{IB}$  在现实应用中更有用。最高结温  $(T_{IB})$  由板温度  $(T_{IB})$  和功耗  $(P_{O})$ 通过下式计算:

$$T_I = T_B + (P_D \times \Psi_{JB})$$

有关 Ψ<sub>B</sub> 的详细信息,请参考 JESD51-8 和 JESD51-12。

#### THERMAL RESISTANCE

 $\theta_{JA}$ 和  $\Psi_{JB}$ 针对最差条件,即器件焊接在电路板上以实现表贴封装。

Table 3. Thermal Resistance

| Package Type | θ <sub>JA</sub> θ <sub>JC</sub> |  | Unit  |  |
|--------------|---------------------------------|--|-------|--|
| PLP          | 1                               |  | °C /W |  |

#### **ESD CAUTION**



**ESD** (electrostatic discharge) sensitive device. Charged devices and circuit boards can discharge without detection. Although this product features patented or proprietary protection circuitry, damage may occur on devices subjected to high energy ESD. Therefore, proper ESD precautions should be taken to avoid performance degradation or loss of functionality.

## PIN CONFIGURATION AND FUNCTION DESCRIPTIONS



Figure 2. Pin Configuration (Bottom View)

**Table 4. Pin Function Descriptions** 

| Pin No. | Mnemonic | Description   |
|---------|----------|---------------|
| 1       | G        | MOSFET Gate   |
| 2       | D        | MOSFET Drain  |
| 3       | S        | MOSFET Source |

45N10 YMLLL

- 1. = PIN1
- 2. 45N10 = Device Name
- 3. Y = Year
- 4. M = Month
- 5. LLL = Trace No

Figure 3. Making View

# **OUTLINE DIMENSIONS**



| SYMBOL | MILLIMETER           |        |         |  |
|--------|----------------------|--------|---------|--|
| SIMDOL | MIN                  | NOM    | MAX     |  |
| A      | 7. 050               | 7. 100 | 7. 150  |  |
| A1     | 0.960                | 1.010  | 1.060   |  |
| A2     | 2. 250               | 2. 300 | 2. 350  |  |
| А3     | 0.000                | 0.050  | 0. 100  |  |
| b      | 0. 760REF.           |        |         |  |
| b1     | 1. 000REF.           |        |         |  |
| С      | 0. 508REF.           |        |         |  |
| c1     | 0. 508REF.           |        |         |  |
| D      | 6. 550               | 6. 600 | 6. 650  |  |
| D1     | 5. 220               | 5. 320 | 5. 420  |  |
| Е      | 0. 950               | 1.000  | 1. 050  |  |
| E1     | 9. 700 9. 900        |        | 10. 100 |  |
| E2     | 6. 050 6. 100 6. 150 |        |         |  |
| е      | 2. 286BSC            |        |         |  |
| e1     | 4. 572REF.           |        |         |  |
| L      | 2. 650               | 2.800  | 2. 950  |  |
| L1     | 0.700                | 0.800  | 0. 900  |  |
| 0 1    | 7° REF.              |        |         |  |
| R      | 0. 250REF.           |        |         |  |





Figure 4. Package Level Package [PLP]

## 版本说明

| 版本  | 改动页码 | 改动图片 | 改动内容 | 改动公式 | 备注      |
|-----|------|------|------|------|---------|
| 1.0 |      |      |      |      | initial |
|     |      |      |      |      |         |
|     |      |      |      |      |         |